drivers/net/usb/asix.c: Fix unaligned accesses
[efikamx:linux-kernel.git] / drivers / net / usb / asix.c
1 /*
2  * ASIX AX8817X based USB 2.0 Ethernet Devices
3  * Copyright (C) 2003-2006 David Hollis <dhollis@davehollis.com>
4  * Copyright (C) 2005 Phil Chang <pchang23@sbcglobal.net>
5  * Copyright (C) 2006 James Painter <jamie.painter@iname.com>
6  * Copyright (c) 2002-2003 TiVo Inc.
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation; either version 2 of the License, or
11  * (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
21  */
22
23 // #define      DEBUG                   // error path messages, extra info
24 // #define      VERBOSE                 // more; success messages
25
26 #include <linux/module.h>
27 #include <linux/kmod.h>
28 #include <linux/init.h>
29 #include <linux/netdevice.h>
30 #include <linux/etherdevice.h>
31 #include <linux/ethtool.h>
32 #include <linux/workqueue.h>
33 #include <linux/mii.h>
34 #include <linux/usb.h>
35 #include <linux/crc32.h>
36 #include <linux/usb/usbnet.h>
37
38 #define DRIVER_VERSION "14-Jun-2006"
39 static const char driver_name [] = "asix";
40
41 /* ASIX AX8817X based USB 2.0 Ethernet Devices */
42
43 #define AX_CMD_SET_SW_MII               0x06
44 #define AX_CMD_READ_MII_REG             0x07
45 #define AX_CMD_WRITE_MII_REG            0x08
46 #define AX_CMD_SET_HW_MII               0x0a
47 #define AX_CMD_READ_EEPROM              0x0b
48 #define AX_CMD_WRITE_EEPROM             0x0c
49 #define AX_CMD_WRITE_ENABLE             0x0d
50 #define AX_CMD_WRITE_DISABLE            0x0e
51 #define AX_CMD_READ_RX_CTL              0x0f
52 #define AX_CMD_WRITE_RX_CTL             0x10
53 #define AX_CMD_READ_IPG012              0x11
54 #define AX_CMD_WRITE_IPG0               0x12
55 #define AX_CMD_WRITE_IPG1               0x13
56 #define AX_CMD_READ_NODE_ID             0x13
57 #define AX_CMD_WRITE_NODE_ID            0x14
58 #define AX_CMD_WRITE_IPG2               0x14
59 #define AX_CMD_WRITE_MULTI_FILTER       0x16
60 #define AX88172_CMD_READ_NODE_ID        0x17
61 #define AX_CMD_READ_PHY_ID              0x19
62 #define AX_CMD_READ_MEDIUM_STATUS       0x1a
63 #define AX_CMD_WRITE_MEDIUM_MODE        0x1b
64 #define AX_CMD_READ_MONITOR_MODE        0x1c
65 #define AX_CMD_WRITE_MONITOR_MODE       0x1d
66 #define AX_CMD_READ_GPIOS               0x1e
67 #define AX_CMD_WRITE_GPIOS              0x1f
68 #define AX_CMD_SW_RESET                 0x20
69 #define AX_CMD_SW_PHY_STATUS            0x21
70 #define AX_CMD_SW_PHY_SELECT            0x22
71
72 #define AX_MONITOR_MODE                 0x01
73 #define AX_MONITOR_LINK                 0x02
74 #define AX_MONITOR_MAGIC                0x04
75 #define AX_MONITOR_HSFS                 0x10
76
77 /* AX88172 Medium Status Register values */
78 #define AX88172_MEDIUM_FD               0x02
79 #define AX88172_MEDIUM_TX               0x04
80 #define AX88172_MEDIUM_FC               0x10
81 #define AX88172_MEDIUM_DEFAULT \
82                 ( AX88172_MEDIUM_FD | AX88172_MEDIUM_TX | AX88172_MEDIUM_FC )
83
84 #define AX_MCAST_FILTER_SIZE            8
85 #define AX_MAX_MCAST                    64
86
87 #define AX_SWRESET_CLEAR                0x00
88 #define AX_SWRESET_RR                   0x01
89 #define AX_SWRESET_RT                   0x02
90 #define AX_SWRESET_PRTE                 0x04
91 #define AX_SWRESET_PRL                  0x08
92 #define AX_SWRESET_BZ                   0x10
93 #define AX_SWRESET_IPRL                 0x20
94 #define AX_SWRESET_IPPD                 0x40
95
96 #define AX88772_IPG0_DEFAULT            0x15
97 #define AX88772_IPG1_DEFAULT            0x0c
98 #define AX88772_IPG2_DEFAULT            0x12
99
100 /* AX88772 & AX88178 Medium Mode Register */
101 #define AX_MEDIUM_PF            0x0080
102 #define AX_MEDIUM_JFE           0x0040
103 #define AX_MEDIUM_TFC           0x0020
104 #define AX_MEDIUM_RFC           0x0010
105 #define AX_MEDIUM_ENCK          0x0008
106 #define AX_MEDIUM_AC            0x0004
107 #define AX_MEDIUM_FD            0x0002
108 #define AX_MEDIUM_GM            0x0001
109 #define AX_MEDIUM_SM            0x1000
110 #define AX_MEDIUM_SBP           0x0800
111 #define AX_MEDIUM_PS            0x0200
112 #define AX_MEDIUM_RE            0x0100
113
114 #define AX88178_MEDIUM_DEFAULT  \
115         (AX_MEDIUM_PS | AX_MEDIUM_FD | AX_MEDIUM_AC | \
116          AX_MEDIUM_RFC | AX_MEDIUM_TFC | AX_MEDIUM_JFE | \
117          AX_MEDIUM_RE )
118
119 #define AX88772_MEDIUM_DEFAULT  \
120         (AX_MEDIUM_FD | AX_MEDIUM_RFC | \
121          AX_MEDIUM_TFC | AX_MEDIUM_PS | \
122          AX_MEDIUM_AC | AX_MEDIUM_RE )
123
124 /* AX88772 & AX88178 RX_CTL values */
125 #define AX_RX_CTL_SO                    0x0080
126 #define AX_RX_CTL_AP                    0x0020
127 #define AX_RX_CTL_AM                    0x0010
128 #define AX_RX_CTL_AB                    0x0008
129 #define AX_RX_CTL_SEP                   0x0004
130 #define AX_RX_CTL_AMALL                 0x0002
131 #define AX_RX_CTL_PRO                   0x0001
132 #define AX_RX_CTL_MFB_2048              0x0000
133 #define AX_RX_CTL_MFB_4096              0x0100
134 #define AX_RX_CTL_MFB_8192              0x0200
135 #define AX_RX_CTL_MFB_16384             0x0300
136
137 #define AX_DEFAULT_RX_CTL       \
138         (AX_RX_CTL_SO | AX_RX_CTL_AB )
139
140 /* GPIO 0 .. 2 toggles */
141 #define AX_GPIO_GPO0EN          0x01    /* GPIO0 Output enable */
142 #define AX_GPIO_GPO_0           0x02    /* GPIO0 Output value */
143 #define AX_GPIO_GPO1EN          0x04    /* GPIO1 Output enable */
144 #define AX_GPIO_GPO_1           0x08    /* GPIO1 Output value */
145 #define AX_GPIO_GPO2EN          0x10    /* GPIO2 Output enable */
146 #define AX_GPIO_GPO_2           0x20    /* GPIO2 Output value */
147 #define AX_GPIO_RESERVED        0x40    /* Reserved */
148 #define AX_GPIO_RSE             0x80    /* Reload serial EEPROM */
149
150 #define AX_EEPROM_MAGIC         0xdeadbeef
151 #define AX88172_EEPROM_LEN      0x40
152 #define AX88772_EEPROM_LEN      0xff
153
154 #define PHY_MODE_MARVELL        0x0000
155 #define MII_MARVELL_LED_CTRL    0x0018
156 #define MII_MARVELL_STATUS      0x001b
157 #define MII_MARVELL_CTRL        0x0014
158
159 #define MARVELL_LED_MANUAL      0x0019
160
161 #define MARVELL_STATUS_HWCFG    0x0004
162
163 #define MARVELL_CTRL_TXDELAY    0x0002
164 #define MARVELL_CTRL_RXDELAY    0x0080
165
166 /* This structure cannot exceed sizeof(unsigned long [5]) AKA 20 bytes */
167 struct asix_data {
168         u8 multi_filter[AX_MCAST_FILTER_SIZE];
169         u8 mac_addr[ETH_ALEN];
170         u8 phymode;
171         u8 ledmode;
172         u8 eeprom_len;
173 };
174
175 struct ax88172_int_data {
176         __le16 res1;
177         u8 link;
178         __le16 res2;
179         u8 status;
180         __le16 res3;
181 } __attribute__ ((packed));
182
183 static int asix_read_cmd(struct usbnet *dev, u8 cmd, u16 value, u16 index,
184                             u16 size, void *data)
185 {
186         void *buf;
187         int err = -ENOMEM;
188
189         devdbg(dev,"asix_read_cmd() cmd=0x%02x value=0x%04x index=0x%04x size=%d",
190                 cmd, value, index, size);
191
192         buf = kmalloc(size, GFP_KERNEL);
193         if (!buf)
194                 goto out;
195
196         err = usb_control_msg(
197                 dev->udev,
198                 usb_rcvctrlpipe(dev->udev, 0),
199                 cmd,
200                 USB_DIR_IN | USB_TYPE_VENDOR | USB_RECIP_DEVICE,
201                 value,
202                 index,
203                 buf,
204                 size,
205                 USB_CTRL_GET_TIMEOUT);
206         if (err == size)
207                 memcpy(data, buf, size);
208         else if (err >= 0)
209                 err = -EINVAL;
210         kfree(buf);
211
212 out:
213         return err;
214 }
215
216 static int asix_write_cmd(struct usbnet *dev, u8 cmd, u16 value, u16 index,
217                              u16 size, void *data)
218 {
219         void *buf = NULL;
220         int err = -ENOMEM;
221
222         devdbg(dev,"asix_write_cmd() cmd=0x%02x value=0x%04x index=0x%04x size=%d",
223                 cmd, value, index, size);
224
225         if (data) {
226                 buf = kmalloc(size, GFP_KERNEL);
227                 if (!buf)
228                         goto out;
229                 memcpy(buf, data, size);
230         }
231
232         err = usb_control_msg(
233                 dev->udev,
234                 usb_sndctrlpipe(dev->udev, 0),
235                 cmd,
236                 USB_DIR_OUT | USB_TYPE_VENDOR | USB_RECIP_DEVICE,
237                 value,
238                 index,
239                 buf,
240                 size,
241                 USB_CTRL_SET_TIMEOUT);
242         kfree(buf);
243
244 out:
245         return err;
246 }
247
248 static void asix_async_cmd_callback(struct urb *urb)
249 {
250         struct usb_ctrlrequest *req = (struct usb_ctrlrequest *)urb->context;
251         int status = urb->status;
252
253         if (status < 0)
254                 printk(KERN_DEBUG "asix_async_cmd_callback() failed with %d",
255                         status);
256
257         kfree(req);
258         usb_free_urb(urb);
259 }
260
261 static void
262 asix_write_cmd_async(struct usbnet *dev, u8 cmd, u16 value, u16 index,
263                                     u16 size, void *data)
264 {
265         struct usb_ctrlrequest *req;
266         int status;
267         struct urb *urb;
268
269         devdbg(dev,"asix_write_cmd_async() cmd=0x%02x value=0x%04x index=0x%04x size=%d",
270                 cmd, value, index, size);
271         if ((urb = usb_alloc_urb(0, GFP_ATOMIC)) == NULL) {
272                 deverr(dev, "Error allocating URB in write_cmd_async!");
273                 return;
274         }
275
276         if ((req = kmalloc(sizeof(struct usb_ctrlrequest), GFP_ATOMIC)) == NULL) {
277                 deverr(dev, "Failed to allocate memory for control request");
278                 usb_free_urb(urb);
279                 return;
280         }
281
282         req->bRequestType = USB_DIR_OUT | USB_TYPE_VENDOR | USB_RECIP_DEVICE;
283         req->bRequest = cmd;
284         req->wValue = cpu_to_le16(value);
285         req->wIndex = cpu_to_le16(index);
286         req->wLength = cpu_to_le16(size);
287
288         usb_fill_control_urb(urb, dev->udev,
289                              usb_sndctrlpipe(dev->udev, 0),
290                              (void *)req, data, size,
291                              asix_async_cmd_callback, req);
292
293         if((status = usb_submit_urb(urb, GFP_ATOMIC)) < 0) {
294                 deverr(dev, "Error submitting the control message: status=%d",
295                                 status);
296                 kfree(req);
297                 usb_free_urb(urb);
298         }
299 }
300
301 static int asix_rx_fixup(struct usbnet *dev, struct sk_buff *skb)
302 {
303         u8  *head;
304         u32  header;
305         char *packet;
306         struct sk_buff *ax_skb;
307         u16 size;
308
309         head = (u8 *) skb->data;
310         memcpy(&header, head, sizeof(header));
311         le32_to_cpus(&header);
312         packet = head + sizeof(header);
313
314         skb_pull(skb, 4);
315
316         while (skb->len > 0) {
317                 if ((short)(header & 0x0000ffff) !=
318                     ~((short)((header & 0xffff0000) >> 16))) {
319                         deverr(dev,"asix_rx_fixup() Bad Header Length");
320                 }
321                 /* get the packet length */
322                 size = (u16) (header & 0x0000ffff);
323
324                 if ((skb->len) - ((size + 1) & 0xfffe) == 0) {
325                         u8 alignment = (u32)skb->data & 0x3;
326                         if (alignment != 0x2) {
327                                 /*
328                                  * not 16bit aligned so use the room provided by
329                                  * the 32 bit header to align the data
330                                  *
331                                  * note we want 16bit alignment as MAC header is
332                                  * 14bytes thus ip header will be aligned on
333                                  * 32bit boundary so accessing ipheader elements
334                                  * using a cast to struct ip header wont cause
335                                  * an unaligned accesses.
336                                  */
337                                 u8 realignment = (alignment + 2) & 0x3;
338                                 memmove(skb->data - realignment,
339                                         skb->data,
340                                         size);
341                                 skb->data -= realignment;
342                                 skb_set_tail_pointer(skb, size);
343                         }
344                         return 2;
345                 }
346
347                 if (size > ETH_FRAME_LEN) {
348                         deverr(dev,"asix_rx_fixup() Bad RX Length %d", size);
349                         return 0;
350                 }
351                 ax_skb = skb_clone(skb, GFP_ATOMIC);
352                 if (ax_skb) {
353                         u8 alignment = (u32)packet & 0x3;
354                         ax_skb->len = size;
355
356                         if (alignment != 0x2) {
357                                 /*
358                                  * not 16bit aligned use the room provided by
359                                  * the 32 bit header to align the data
360                                  */
361                                 u8 realignment = (alignment + 2) & 0x3;
362                                 memmove(packet - realignment, packet, size);
363                                 packet -= realignment;
364                         }
365                         ax_skb->data = packet;
366                         skb_set_tail_pointer(ax_skb, size);
367                         usbnet_skb_return(dev, ax_skb);
368                 } else {
369                         return 0;
370                 }
371
372                 skb_pull(skb, (size + 1) & 0xfffe);
373
374                 if (skb->len == 0)
375                         break;
376
377                 head = (u8 *) skb->data;
378                 memcpy(&header, head, sizeof(header));
379                 le32_to_cpus(&header);
380                 packet = head + sizeof(header);
381                 skb_pull(skb, 4);
382         }
383
384         if (skb->len < 0) {
385                 deverr(dev,"asix_rx_fixup() Bad SKB Length %d", skb->len);
386                 return 0;
387         }
388         return 1;
389 }
390
391 static struct sk_buff *asix_tx_fixup(struct usbnet *dev, struct sk_buff *skb,
392                                         gfp_t flags)
393 {
394         int padlen;
395         int headroom = skb_headroom(skb);
396         int tailroom = skb_tailroom(skb);
397         u32 packet_len;
398         u32 padbytes = 0xffff0000;
399
400         padlen = ((skb->len + 4) % 512) ? 0 : 4;
401
402         if ((!skb_cloned(skb))
403             && ((headroom + tailroom) >= (4 + padlen))) {
404                 if ((headroom < 4) || (tailroom < padlen)) {
405                         skb->data = memmove(skb->head + 4, skb->data, skb->len);
406                         skb_set_tail_pointer(skb, skb->len);
407                 }
408         } else {
409                 struct sk_buff *skb2;
410                 skb2 = skb_copy_expand(skb, 4, padlen, flags);
411                 dev_kfree_skb_any(skb);
412                 skb = skb2;
413                 if (!skb)
414                         return NULL;
415         }
416
417         skb_push(skb, 4);
418         packet_len = (((skb->len - 4) ^ 0x0000ffff) << 16) + (skb->len - 4);
419         cpu_to_le32s(&packet_len);
420         skb_copy_to_linear_data(skb, &packet_len, sizeof(packet_len));
421
422         if ((skb->len % 512) == 0) {
423                 cpu_to_le32s(&padbytes);
424                 memcpy(skb_tail_pointer(skb), &padbytes, sizeof(padbytes));
425                 skb_put(skb, sizeof(padbytes));
426         }
427         return skb;
428 }
429
430 static void asix_status(struct usbnet *dev, struct urb *urb)
431 {
432         struct ax88172_int_data *event;
433         int link;
434
435         if (urb->actual_length < 8)
436                 return;
437
438         event = urb->transfer_buffer;
439         link = event->link & 0x01;
440         if (netif_carrier_ok(dev->net) != link) {
441                 if (link) {
442                         netif_carrier_on(dev->net);
443                         usbnet_defer_kevent (dev, EVENT_LINK_RESET );
444                 } else
445                         netif_carrier_off(dev->net);
446                 devdbg(dev, "Link Status is: %d", link);
447         }
448 }
449
450 static inline int asix_set_sw_mii(struct usbnet *dev)
451 {
452         int ret;
453         ret = asix_write_cmd(dev, AX_CMD_SET_SW_MII, 0x0000, 0, 0, NULL);
454         if (ret < 0)
455                 deverr(dev, "Failed to enable software MII access");
456         return ret;
457 }
458
459 static inline int asix_set_hw_mii(struct usbnet *dev)
460 {
461         int ret;
462         ret = asix_write_cmd(dev, AX_CMD_SET_HW_MII, 0x0000, 0, 0, NULL);
463         if (ret < 0)
464                 deverr(dev, "Failed to enable hardware MII access");
465         return ret;
466 }
467
468 static inline int asix_get_phy_addr(struct usbnet *dev)
469 {
470         u8 buf[2];
471         int ret = asix_read_cmd(dev, AX_CMD_READ_PHY_ID, 0, 0, 2, buf);
472
473         devdbg(dev, "asix_get_phy_addr()");
474
475         if (ret < 0) {
476                 deverr(dev, "Error reading PHYID register: %02x", ret);
477                 goto out;
478         }
479         devdbg(dev, "asix_get_phy_addr() returning 0x%04x", *((__le16 *)buf));
480         ret = buf[1];
481
482 out:
483         return ret;
484 }
485
486 static int asix_sw_reset(struct usbnet *dev, u8 flags)
487 {
488         int ret;
489
490         ret = asix_write_cmd(dev, AX_CMD_SW_RESET, flags, 0, 0, NULL);
491         if (ret < 0)
492                 deverr(dev,"Failed to send software reset: %02x", ret);
493
494         return ret;
495 }
496
497 static u16 asix_read_rx_ctl(struct usbnet *dev)
498 {
499         __le16 v;
500         int ret = asix_read_cmd(dev, AX_CMD_READ_RX_CTL, 0, 0, 2, &v);
501
502         if (ret < 0) {
503                 deverr(dev, "Error reading RX_CTL register: %02x", ret);
504                 goto out;
505         }
506         ret = le16_to_cpu(v);
507 out:
508         return ret;
509 }
510
511 static int asix_write_rx_ctl(struct usbnet *dev, u16 mode)
512 {
513         int ret;
514
515         devdbg(dev,"asix_write_rx_ctl() - mode = 0x%04x", mode);
516         ret = asix_write_cmd(dev, AX_CMD_WRITE_RX_CTL, mode, 0, 0, NULL);
517         if (ret < 0)
518                 deverr(dev, "Failed to write RX_CTL mode to 0x%04x: %02x",
519                        mode, ret);
520
521         return ret;
522 }
523
524 static u16 asix_read_medium_status(struct usbnet *dev)
525 {
526         __le16 v;
527         int ret = asix_read_cmd(dev, AX_CMD_READ_MEDIUM_STATUS, 0, 0, 2, &v);
528
529         if (ret < 0) {
530                 deverr(dev, "Error reading Medium Status register: %02x", ret);
531                 goto out;
532         }
533         ret = le16_to_cpu(v);
534 out:
535         return ret;
536 }
537
538 static int asix_write_medium_mode(struct usbnet *dev, u16 mode)
539 {
540         int ret;
541
542         devdbg(dev,"asix_write_medium_mode() - mode = 0x%04x", mode);
543         ret = asix_write_cmd(dev, AX_CMD_WRITE_MEDIUM_MODE, mode, 0, 0, NULL);
544         if (ret < 0)
545                 deverr(dev, "Failed to write Medium Mode mode to 0x%04x: %02x",
546                         mode, ret);
547
548         return ret;
549 }
550
551 static int asix_write_gpio(struct usbnet *dev, u16 value, int sleep)
552 {
553         int ret;
554
555         devdbg(dev,"asix_write_gpio() - value = 0x%04x", value);
556         ret = asix_write_cmd(dev, AX_CMD_WRITE_GPIOS, value, 0, 0, NULL);
557         if (ret < 0)
558                 deverr(dev, "Failed to write GPIO value 0x%04x: %02x",
559                         value, ret);
560
561         if (sleep)
562                 msleep(sleep);
563
564         return ret;
565 }
566
567 /*
568  * AX88772 & AX88178 have a 16-bit RX_CTL value
569  */
570 static void asix_set_multicast(struct net_device *net)
571 {
572         struct usbnet *dev = netdev_priv(net);
573         struct asix_data *data = (struct asix_data *)&dev->data;
574         u16 rx_ctl = AX_DEFAULT_RX_CTL;
575
576         if (net->flags & IFF_PROMISC) {
577                 rx_ctl |= AX_RX_CTL_PRO;
578         } else if (net->flags & IFF_ALLMULTI
579                    || net->mc_count > AX_MAX_MCAST) {
580                 rx_ctl |= AX_RX_CTL_AMALL;
581         } else if (net->mc_count == 0) {
582                 /* just broadcast and directed */
583         } else {
584                 /* We use the 20 byte dev->data
585                  * for our 8 byte filter buffer
586                  * to avoid allocating memory that
587                  * is tricky to free later */
588                 struct dev_mc_list *mc_list = net->mc_list;
589                 u32 crc_bits;
590                 int i;
591
592                 memset(data->multi_filter, 0, AX_MCAST_FILTER_SIZE);
593
594                 /* Build the multicast hash filter. */
595                 for (i = 0; i < net->mc_count; i++) {
596                         crc_bits =
597                             ether_crc(ETH_ALEN,
598                                       mc_list->dmi_addr) >> 26;
599                         data->multi_filter[crc_bits >> 3] |=
600                             1 << (crc_bits & 7);
601                         mc_list = mc_list->next;
602                 }
603
604                 asix_write_cmd_async(dev, AX_CMD_WRITE_MULTI_FILTER, 0, 0,
605                                    AX_MCAST_FILTER_SIZE, data->multi_filter);
606
607                 rx_ctl |= AX_RX_CTL_AM;
608         }
609
610         asix_write_cmd_async(dev, AX_CMD_WRITE_RX_CTL, rx_ctl, 0, 0, NULL);
611 }
612
613 static int asix_mdio_read(struct net_device *netdev, int phy_id, int loc)
614 {
615         struct usbnet *dev = netdev_priv(netdev);
616         __le16 res;
617
618         mutex_lock(&dev->phy_mutex);
619         asix_set_sw_mii(dev);
620         asix_read_cmd(dev, AX_CMD_READ_MII_REG, phy_id,
621                                 (__u16)loc, 2, &res);
622         asix_set_hw_mii(dev);
623         mutex_unlock(&dev->phy_mutex);
624
625         devdbg(dev, "asix_mdio_read() phy_id=0x%02x, loc=0x%02x, returns=0x%04x", phy_id, loc, le16_to_cpu(res));
626
627         return le16_to_cpu(res);
628 }
629
630 static void
631 asix_mdio_write(struct net_device *netdev, int phy_id, int loc, int val)
632 {
633         struct usbnet *dev = netdev_priv(netdev);
634         __le16 res = cpu_to_le16(val);
635
636         devdbg(dev, "asix_mdio_write() phy_id=0x%02x, loc=0x%02x, val=0x%04x", phy_id, loc, val);
637         mutex_lock(&dev->phy_mutex);
638         asix_set_sw_mii(dev);
639         asix_write_cmd(dev, AX_CMD_WRITE_MII_REG, phy_id, (__u16)loc, 2, &res);
640         asix_set_hw_mii(dev);
641         mutex_unlock(&dev->phy_mutex);
642 }
643
644 /* Get the PHY Identifier from the PHYSID1 & PHYSID2 MII registers */
645 static u32 asix_get_phyid(struct usbnet *dev)
646 {
647         int phy_reg;
648         u32 phy_id;
649
650         phy_reg = asix_mdio_read(dev->net, dev->mii.phy_id, MII_PHYSID1);
651         if (phy_reg < 0)
652                 return 0;
653
654         phy_id = (phy_reg & 0xffff) << 16;
655
656         phy_reg = asix_mdio_read(dev->net, dev->mii.phy_id, MII_PHYSID2);
657         if (phy_reg < 0)
658                 return 0;
659
660         phy_id |= (phy_reg & 0xffff);
661
662         return phy_id;
663 }
664
665 static void
666 asix_get_wol(struct net_device *net, struct ethtool_wolinfo *wolinfo)
667 {
668         struct usbnet *dev = netdev_priv(net);
669         u8 opt;
670
671         if (asix_read_cmd(dev, AX_CMD_READ_MONITOR_MODE, 0, 0, 1, &opt) < 0) {
672                 wolinfo->supported = 0;
673                 wolinfo->wolopts = 0;
674                 return;
675         }
676         wolinfo->supported = WAKE_PHY | WAKE_MAGIC;
677         wolinfo->wolopts = 0;
678         if (opt & AX_MONITOR_MODE) {
679                 if (opt & AX_MONITOR_LINK)
680                         wolinfo->wolopts |= WAKE_PHY;
681                 if (opt & AX_MONITOR_MAGIC)
682                         wolinfo->wolopts |= WAKE_MAGIC;
683         }
684 }
685
686 static int
687 asix_set_wol(struct net_device *net, struct ethtool_wolinfo *wolinfo)
688 {
689         struct usbnet *dev = netdev_priv(net);
690         u8 opt = 0;
691
692         if (wolinfo->wolopts & WAKE_PHY)
693                 opt |= AX_MONITOR_LINK;
694         if (wolinfo->wolopts & WAKE_MAGIC)
695                 opt |= AX_MONITOR_MAGIC;
696         if (opt != 0)
697                 opt |= AX_MONITOR_MODE;
698
699         if (asix_write_cmd(dev, AX_CMD_WRITE_MONITOR_MODE,
700                               opt, 0, 0, NULL) < 0)
701                 return -EINVAL;
702
703         return 0;
704 }
705
706 static int asix_get_eeprom_len(struct net_device *net)
707 {
708         struct usbnet *dev = netdev_priv(net);
709         struct asix_data *data = (struct asix_data *)&dev->data;
710
711         return data->eeprom_len;
712 }
713
714 static int asix_get_eeprom(struct net_device *net,
715                               struct ethtool_eeprom *eeprom, u8 *data)
716 {
717         struct usbnet *dev = netdev_priv(net);
718         __le16 *ebuf = (__le16 *)data;
719         int i;
720
721         /* Crude hack to ensure that we don't overwrite memory
722          * if an odd length is supplied
723          */
724         if (eeprom->len % 2)
725                 return -EINVAL;
726
727         eeprom->magic = AX_EEPROM_MAGIC;
728
729         /* ax8817x returns 2 bytes from eeprom on read */
730         for (i=0; i < eeprom->len / 2; i++) {
731                 if (asix_read_cmd(dev, AX_CMD_READ_EEPROM,
732                         eeprom->offset + i, 0, 2, &ebuf[i]) < 0)
733                         return -EINVAL;
734         }
735         return 0;
736 }
737
738 static void asix_get_drvinfo (struct net_device *net,
739                                  struct ethtool_drvinfo *info)
740 {
741         struct usbnet *dev = netdev_priv(net);
742         struct asix_data *data = (struct asix_data *)&dev->data;
743
744         /* Inherit standard device info */
745         usbnet_get_drvinfo(net, info);
746         strncpy (info->driver, driver_name, sizeof info->driver);
747         strncpy (info->version, DRIVER_VERSION, sizeof info->version);
748         info->eedump_len = data->eeprom_len;
749 }
750
751 static u32 asix_get_link(struct net_device *net)
752 {
753         struct usbnet *dev = netdev_priv(net);
754
755         return mii_link_ok(&dev->mii);
756 }
757
758 static int asix_ioctl (struct net_device *net, struct ifreq *rq, int cmd)
759 {
760         struct usbnet *dev = netdev_priv(net);
761
762         return generic_mii_ioctl(&dev->mii, if_mii(rq), cmd, NULL);
763 }
764
765 static int asix_set_mac_address(struct net_device *net, void *p)
766 {
767         struct usbnet *dev = netdev_priv(net);
768         struct asix_data *data = (struct asix_data *)&dev->data;
769         struct sockaddr *addr = p;
770
771         if (netif_running(net))
772                 return -EBUSY;
773         if (!is_valid_ether_addr(addr->sa_data))
774                 return -EADDRNOTAVAIL;
775
776         memcpy(net->dev_addr, addr->sa_data, ETH_ALEN);
777
778         /* We use the 20 byte dev->data
779          * for our 6 byte mac buffer
780          * to avoid allocating memory that
781          * is tricky to free later */
782         memcpy(data->mac_addr, addr->sa_data, ETH_ALEN);
783         asix_write_cmd_async(dev, AX_CMD_WRITE_NODE_ID, 0, 0, ETH_ALEN,
784                                                         data->mac_addr);
785
786         return 0;
787 }
788
789 /* We need to override some ethtool_ops so we require our
790    own structure so we don't interfere with other usbnet
791    devices that may be connected at the same time. */
792 static struct ethtool_ops ax88172_ethtool_ops = {
793         .get_drvinfo            = asix_get_drvinfo,
794         .get_link               = asix_get_link,
795         .get_msglevel           = usbnet_get_msglevel,
796         .set_msglevel           = usbnet_set_msglevel,
797         .get_wol                = asix_get_wol,
798         .set_wol                = asix_set_wol,
799         .get_eeprom_len         = asix_get_eeprom_len,
800         .get_eeprom             = asix_get_eeprom,
801         .get_settings           = usbnet_get_settings,
802         .set_settings           = usbnet_set_settings,
803         .nway_reset             = usbnet_nway_reset,
804 };
805
806 static void ax88172_set_multicast(struct net_device *net)
807 {
808         struct usbnet *dev = netdev_priv(net);
809         struct asix_data *data = (struct asix_data *)&dev->data;
810         u8 rx_ctl = 0x8c;
811
812         if (net->flags & IFF_PROMISC) {
813                 rx_ctl |= 0x01;
814         } else if (net->flags & IFF_ALLMULTI
815                    || net->mc_count > AX_MAX_MCAST) {
816                 rx_ctl |= 0x02;
817         } else if (net->mc_count == 0) {
818                 /* just broadcast and directed */
819         } else {
820                 /* We use the 20 byte dev->data
821                  * for our 8 byte filter buffer
822                  * to avoid allocating memory that
823                  * is tricky to free later */
824                 struct dev_mc_list *mc_list = net->mc_list;
825                 u32 crc_bits;
826                 int i;
827
828                 memset(data->multi_filter, 0, AX_MCAST_FILTER_SIZE);
829
830                 /* Build the multicast hash filter. */
831                 for (i = 0; i < net->mc_count; i++) {
832                         crc_bits =
833                             ether_crc(ETH_ALEN,
834                                       mc_list->dmi_addr) >> 26;
835                         data->multi_filter[crc_bits >> 3] |=
836                             1 << (crc_bits & 7);
837                         mc_list = mc_list->next;
838                 }
839
840                 asix_write_cmd_async(dev, AX_CMD_WRITE_MULTI_FILTER, 0, 0,
841                                    AX_MCAST_FILTER_SIZE, data->multi_filter);
842
843                 rx_ctl |= 0x10;
844         }
845
846         asix_write_cmd_async(dev, AX_CMD_WRITE_RX_CTL, rx_ctl, 0, 0, NULL);
847 }
848
849 static int ax88172_link_reset(struct usbnet *dev)
850 {
851         u8 mode;
852         struct ethtool_cmd ecmd;
853
854         mii_check_media(&dev->mii, 1, 1);
855         mii_ethtool_gset(&dev->mii, &ecmd);
856         mode = AX88172_MEDIUM_DEFAULT;
857
858         if (ecmd.duplex != DUPLEX_FULL)
859                 mode |= ~AX88172_MEDIUM_FD;
860
861         devdbg(dev, "ax88172_link_reset() speed: %d duplex: %d setting mode to 0x%04x", ecmd.speed, ecmd.duplex, mode);
862
863         asix_write_medium_mode(dev, mode);
864
865         return 0;
866 }
867
868 static const struct net_device_ops ax88172_netdev_ops = {
869         .ndo_open               = usbnet_open,
870         .ndo_stop               = usbnet_stop,
871         .ndo_start_xmit         = usbnet_start_xmit,
872         .ndo_tx_timeout         = usbnet_tx_timeout,
873         .ndo_change_mtu         = usbnet_change_mtu,
874         .ndo_set_mac_address    = eth_mac_addr,
875         .ndo_validate_addr      = eth_validate_addr,
876         .ndo_do_ioctl           = asix_ioctl,
877         .ndo_set_multicast_list = ax88172_set_multicast,
878 };
879
880 static int ax88172_bind(struct usbnet *dev, struct usb_interface *intf)
881 {
882         int ret = 0;
883         u8 buf[ETH_ALEN];
884         int i;
885         unsigned long gpio_bits = dev->driver_info->data;
886         struct asix_data *data = (struct asix_data *)&dev->data;
887
888         data->eeprom_len = AX88172_EEPROM_LEN;
889
890         usbnet_get_endpoints(dev,intf);
891
892         /* Toggle the GPIOs in a manufacturer/model specific way */
893         for (i = 2; i >= 0; i--) {
894                 if ((ret = asix_write_cmd(dev, AX_CMD_WRITE_GPIOS,
895                                         (gpio_bits >> (i * 8)) & 0xff, 0, 0,
896                                         NULL)) < 0)
897                         goto out;
898                 msleep(5);
899         }
900
901         if ((ret = asix_write_rx_ctl(dev, 0x80)) < 0)
902                 goto out;
903
904         /* Get the MAC address */
905         if ((ret = asix_read_cmd(dev, AX88172_CMD_READ_NODE_ID,
906                                 0, 0, ETH_ALEN, buf)) < 0) {
907                 dbg("read AX_CMD_READ_NODE_ID failed: %d", ret);
908                 goto out;
909         }
910         memcpy(dev->net->dev_addr, buf, ETH_ALEN);
911
912         /* Initialize MII structure */
913         dev->mii.dev = dev->net;
914         dev->mii.mdio_read = asix_mdio_read;
915         dev->mii.mdio_write = asix_mdio_write;
916         dev->mii.phy_id_mask = 0x3f;
917         dev->mii.reg_num_mask = 0x1f;
918         dev->mii.phy_id = asix_get_phy_addr(dev);
919
920         dev->net->netdev_ops = &ax88172_netdev_ops;
921         dev->net->ethtool_ops = &ax88172_ethtool_ops;
922
923         asix_mdio_write(dev->net, dev->mii.phy_id, MII_BMCR, BMCR_RESET);
924         asix_mdio_write(dev->net, dev->mii.phy_id, MII_ADVERTISE,
925                 ADVERTISE_ALL | ADVERTISE_CSMA | ADVERTISE_PAUSE_CAP);
926         mii_nway_restart(&dev->mii);
927
928         return 0;
929
930 out:
931         return ret;
932 }
933
934 static struct ethtool_ops ax88772_ethtool_ops = {
935         .get_drvinfo            = asix_get_drvinfo,
936         .get_link               = asix_get_link,
937         .get_msglevel           = usbnet_get_msglevel,
938         .set_msglevel           = usbnet_set_msglevel,
939         .get_wol                = asix_get_wol,
940         .set_wol                = asix_set_wol,
941         .get_eeprom_len         = asix_get_eeprom_len,
942         .get_eeprom             = asix_get_eeprom,
943         .get_settings           = usbnet_get_settings,
944         .set_settings           = usbnet_set_settings,
945         .nway_reset             = usbnet_nway_reset,
946 };
947
948 static int ax88772_link_reset(struct usbnet *dev)
949 {
950         u16 mode;
951         struct ethtool_cmd ecmd;
952
953         mii_check_media(&dev->mii, 1, 1);
954         mii_ethtool_gset(&dev->mii, &ecmd);
955         mode = AX88772_MEDIUM_DEFAULT;
956
957         if (ecmd.speed != SPEED_100)
958                 mode &= ~AX_MEDIUM_PS;
959
960         if (ecmd.duplex != DUPLEX_FULL)
961                 mode &= ~AX_MEDIUM_FD;
962
963         devdbg(dev, "ax88772_link_reset() speed: %d duplex: %d setting mode to 0x%04x", ecmd.speed, ecmd.duplex, mode);
964
965         asix_write_medium_mode(dev, mode);
966
967         return 0;
968 }
969
970 static const struct net_device_ops ax88772_netdev_ops = {
971         .ndo_open               = usbnet_open,
972         .ndo_stop               = usbnet_stop,
973         .ndo_start_xmit         = usbnet_start_xmit,
974         .ndo_tx_timeout         = usbnet_tx_timeout,
975         .ndo_change_mtu         = usbnet_change_mtu,
976         .ndo_set_mac_address    = asix_set_mac_address,
977         .ndo_validate_addr      = eth_validate_addr,
978         .ndo_do_ioctl           = asix_ioctl,
979         .ndo_set_multicast_list = asix_set_multicast,
980 };
981
982 static int ax88772_bind(struct usbnet *dev, struct usb_interface *intf)
983 {
984         int ret, embd_phy;
985         u16 rx_ctl;
986         struct asix_data *data = (struct asix_data *)&dev->data;
987         u8 buf[ETH_ALEN];
988         u32 phyid;
989
990         data->eeprom_len = AX88772_EEPROM_LEN;
991
992         usbnet_get_endpoints(dev,intf);
993
994         if ((ret = asix_write_gpio(dev,
995                         AX_GPIO_RSE | AX_GPIO_GPO_2 | AX_GPIO_GPO2EN, 5)) < 0)
996                 goto out;
997
998         /* 0x10 is the phy id of the embedded 10/100 ethernet phy */
999         embd_phy = ((asix_get_phy_addr(dev) & 0x1f) == 0x10 ? 1 : 0);
1000         if ((ret = asix_write_cmd(dev, AX_CMD_SW_PHY_SELECT,
1001                                 embd_phy, 0, 0, NULL)) < 0) {
1002                 dbg("Select PHY #1 failed: %d", ret);
1003                 goto out;
1004         }
1005
1006         if ((ret = asix_sw_reset(dev, AX_SWRESET_IPPD | AX_SWRESET_PRL)) < 0)
1007                 goto out;
1008
1009         msleep(150);
1010         if ((ret = asix_sw_reset(dev, AX_SWRESET_CLEAR)) < 0)
1011                 goto out;
1012
1013         msleep(150);
1014         if (embd_phy) {
1015                 if ((ret = asix_sw_reset(dev, AX_SWRESET_IPRL)) < 0)
1016                         goto out;
1017         }
1018         else {
1019                 if ((ret = asix_sw_reset(dev, AX_SWRESET_PRTE)) < 0)
1020                         goto out;
1021         }
1022
1023         msleep(150);
1024         rx_ctl = asix_read_rx_ctl(dev);
1025         dbg("RX_CTL is 0x%04x after software reset", rx_ctl);
1026         if ((ret = asix_write_rx_ctl(dev, 0x0000)) < 0)
1027                 goto out;
1028
1029         rx_ctl = asix_read_rx_ctl(dev);
1030         dbg("RX_CTL is 0x%04x setting to 0x0000", rx_ctl);
1031
1032         /* Get the MAC address */
1033         if ((ret = asix_read_cmd(dev, AX_CMD_READ_NODE_ID,
1034                                 0, 0, ETH_ALEN, buf)) < 0) {
1035                 dbg("Failed to read MAC address: %d", ret);
1036                 goto out;
1037         }
1038         memcpy(dev->net->dev_addr, buf, ETH_ALEN);
1039
1040         /* Initialize MII structure */
1041         dev->mii.dev = dev->net;
1042         dev->mii.mdio_read = asix_mdio_read;
1043         dev->mii.mdio_write = asix_mdio_write;
1044         dev->mii.phy_id_mask = 0x1f;
1045         dev->mii.reg_num_mask = 0x1f;
1046         dev->mii.phy_id = asix_get_phy_addr(dev);
1047
1048         phyid = asix_get_phyid(dev);
1049         dbg("PHYID=0x%08x", phyid);
1050
1051         if ((ret = asix_sw_reset(dev, AX_SWRESET_PRL)) < 0)
1052                 goto out;
1053
1054         msleep(150);
1055
1056         if ((ret = asix_sw_reset(dev, AX_SWRESET_IPRL | AX_SWRESET_PRL)) < 0)
1057                 goto out;
1058
1059         msleep(150);
1060
1061         dev->net->netdev_ops = &ax88772_netdev_ops;
1062         dev->net->ethtool_ops = &ax88772_ethtool_ops;
1063
1064         asix_mdio_write(dev->net, dev->mii.phy_id, MII_BMCR, BMCR_RESET);
1065         asix_mdio_write(dev->net, dev->mii.phy_id, MII_ADVERTISE,
1066                         ADVERTISE_ALL | ADVERTISE_CSMA);
1067         mii_nway_restart(&dev->mii);
1068
1069         if ((ret = asix_write_medium_mode(dev, AX88772_MEDIUM_DEFAULT)) < 0)
1070                 goto out;
1071
1072         if ((ret = asix_write_cmd(dev, AX_CMD_WRITE_IPG0,
1073                                 AX88772_IPG0_DEFAULT | AX88772_IPG1_DEFAULT,
1074                                 AX88772_IPG2_DEFAULT, 0, NULL)) < 0) {
1075                 dbg("Write IPG,IPG1,IPG2 failed: %d", ret);
1076                 goto out;
1077         }
1078
1079         /* Set RX_CTL to default values with 2k buffer, and enable cactus */
1080         if ((ret = asix_write_rx_ctl(dev, AX_DEFAULT_RX_CTL)) < 0)
1081                 goto out;
1082
1083         rx_ctl = asix_read_rx_ctl(dev);
1084         dbg("RX_CTL is 0x%04x after all initializations", rx_ctl);
1085
1086         rx_ctl = asix_read_medium_status(dev);
1087         dbg("Medium Status is 0x%04x after all initializations", rx_ctl);
1088
1089         /* Asix framing packs multiple eth frames into a 2K usb bulk transfer */
1090         if (dev->driver_info->flags & FLAG_FRAMING_AX) {
1091                 /* hard_mtu  is still the default - the device does not support
1092                    jumbo eth frames */
1093                 dev->rx_urb_size = 2048;
1094         }
1095         return 0;
1096
1097 out:
1098         return ret;
1099 }
1100
1101 static struct ethtool_ops ax88178_ethtool_ops = {
1102         .get_drvinfo            = asix_get_drvinfo,
1103         .get_link               = asix_get_link,
1104         .get_msglevel           = usbnet_get_msglevel,
1105         .set_msglevel           = usbnet_set_msglevel,
1106         .get_wol                = asix_get_wol,
1107         .set_wol                = asix_set_wol,
1108         .get_eeprom_len         = asix_get_eeprom_len,
1109         .get_eeprom             = asix_get_eeprom,
1110         .get_settings           = usbnet_get_settings,
1111         .set_settings           = usbnet_set_settings,
1112         .nway_reset             = usbnet_nway_reset,
1113 };
1114
1115 static int marvell_phy_init(struct usbnet *dev)
1116 {
1117         struct asix_data *data = (struct asix_data *)&dev->data;
1118         u16 reg;
1119
1120         devdbg(dev,"marvell_phy_init()");
1121
1122         reg = asix_mdio_read(dev->net, dev->mii.phy_id, MII_MARVELL_STATUS);
1123         devdbg(dev,"MII_MARVELL_STATUS = 0x%04x", reg);
1124
1125         asix_mdio_write(dev->net, dev->mii.phy_id, MII_MARVELL_CTRL,
1126                         MARVELL_CTRL_RXDELAY | MARVELL_CTRL_TXDELAY);
1127
1128         if (data->ledmode) {
1129                 reg = asix_mdio_read(dev->net, dev->mii.phy_id,
1130                         MII_MARVELL_LED_CTRL);
1131                 devdbg(dev,"MII_MARVELL_LED_CTRL (1) = 0x%04x", reg);
1132
1133                 reg &= 0xf8ff;
1134                 reg |= (1 + 0x0100);
1135                 asix_mdio_write(dev->net, dev->mii.phy_id,
1136                         MII_MARVELL_LED_CTRL, reg);
1137
1138                 reg = asix_mdio_read(dev->net, dev->mii.phy_id,
1139                         MII_MARVELL_LED_CTRL);
1140                 devdbg(dev,"MII_MARVELL_LED_CTRL (2) = 0x%04x", reg);
1141                 reg &= 0xfc0f;
1142         }
1143
1144         return 0;
1145 }
1146
1147 static int marvell_led_status(struct usbnet *dev, u16 speed)
1148 {
1149         u16 reg = asix_mdio_read(dev->net, dev->mii.phy_id, MARVELL_LED_MANUAL);
1150
1151         devdbg(dev, "marvell_led_status() read 0x%04x", reg);
1152
1153         /* Clear out the center LED bits - 0x03F0 */
1154         reg &= 0xfc0f;
1155
1156         switch (speed) {
1157                 case SPEED_1000:
1158                         reg |= 0x03e0;
1159                         break;
1160                 case SPEED_100:
1161                         reg |= 0x03b0;
1162                         break;
1163                 default:
1164                         reg |= 0x02f0;
1165         }
1166
1167         devdbg(dev, "marvell_led_status() writing 0x%04x", reg);
1168         asix_mdio_write(dev->net, dev->mii.phy_id, MARVELL_LED_MANUAL, reg);
1169
1170         return 0;
1171 }
1172
1173 static int ax88178_link_reset(struct usbnet *dev)
1174 {
1175         u16 mode;
1176         struct ethtool_cmd ecmd;
1177         struct asix_data *data = (struct asix_data *)&dev->data;
1178
1179         devdbg(dev,"ax88178_link_reset()");
1180
1181         mii_check_media(&dev->mii, 1, 1);
1182         mii_ethtool_gset(&dev->mii, &ecmd);
1183         mode = AX88178_MEDIUM_DEFAULT;
1184
1185         if (ecmd.speed == SPEED_1000)
1186                 mode |= AX_MEDIUM_GM;
1187         else if (ecmd.speed == SPEED_100)
1188                 mode |= AX_MEDIUM_PS;
1189         else
1190                 mode &= ~(AX_MEDIUM_PS | AX_MEDIUM_GM);
1191
1192         mode |= AX_MEDIUM_ENCK;
1193
1194         if (ecmd.duplex == DUPLEX_FULL)
1195                 mode |= AX_MEDIUM_FD;
1196         else
1197                 mode &= ~AX_MEDIUM_FD;
1198
1199         devdbg(dev, "ax88178_link_reset() speed: %d duplex: %d setting mode to 0x%04x", ecmd.speed, ecmd.duplex, mode);
1200
1201         asix_write_medium_mode(dev, mode);
1202
1203         if (data->phymode == PHY_MODE_MARVELL && data->ledmode)
1204                 marvell_led_status(dev, ecmd.speed);
1205
1206         return 0;
1207 }
1208
1209 static void ax88178_set_mfb(struct usbnet *dev)
1210 {
1211         u16 mfb = AX_RX_CTL_MFB_16384;
1212         u16 rxctl;
1213         u16 medium;
1214         int old_rx_urb_size = dev->rx_urb_size;
1215
1216         if (dev->hard_mtu < 2048) {
1217                 dev->rx_urb_size = 2048;
1218                 mfb = AX_RX_CTL_MFB_2048;
1219         } else if (dev->hard_mtu < 4096) {
1220                 dev->rx_urb_size = 4096;
1221                 mfb = AX_RX_CTL_MFB_4096;
1222         } else if (dev->hard_mtu < 8192) {
1223                 dev->rx_urb_size = 8192;
1224                 mfb = AX_RX_CTL_MFB_8192;
1225         } else if (dev->hard_mtu < 16384) {
1226                 dev->rx_urb_size = 16384;
1227                 mfb = AX_RX_CTL_MFB_16384;
1228         }
1229
1230         rxctl = asix_read_rx_ctl(dev);
1231         asix_write_rx_ctl(dev, (rxctl & ~AX_RX_CTL_MFB_16384) | mfb);
1232
1233         medium = asix_read_medium_status(dev);
1234         if (dev->net->mtu > 1500)
1235                 medium |= AX_MEDIUM_JFE;
1236         else
1237                 medium &= ~AX_MEDIUM_JFE;
1238         asix_write_medium_mode(dev, medium);
1239
1240         if (dev->rx_urb_size > old_rx_urb_size)
1241                 usbnet_unlink_rx_urbs(dev);
1242 }
1243
1244 static int ax88178_change_mtu(struct net_device *net, int new_mtu)
1245 {
1246         struct usbnet *dev = netdev_priv(net);
1247         int ll_mtu = new_mtu + net->hard_header_len + 4;
1248
1249         devdbg(dev, "ax88178_change_mtu() new_mtu=%d", new_mtu);
1250
1251         if (new_mtu <= 0 || ll_mtu > 16384)
1252                 return -EINVAL;
1253
1254         if ((ll_mtu % dev->maxpacket) == 0)
1255                 return -EDOM;
1256
1257         net->mtu = new_mtu;
1258         dev->hard_mtu = net->mtu + net->hard_header_len;
1259         ax88178_set_mfb(dev);
1260
1261         return 0;
1262 }
1263
1264 static const struct net_device_ops ax88178_netdev_ops = {
1265         .ndo_open               = usbnet_open,
1266         .ndo_stop               = usbnet_stop,
1267         .ndo_start_xmit         = usbnet_start_xmit,
1268         .ndo_tx_timeout         = usbnet_tx_timeout,
1269         .ndo_set_mac_address    = asix_set_mac_address,
1270         .ndo_validate_addr      = eth_validate_addr,
1271         .ndo_set_multicast_list = asix_set_multicast,
1272         .ndo_do_ioctl           = asix_ioctl,
1273         .ndo_change_mtu         = ax88178_change_mtu,
1274 };
1275
1276 static int ax88178_bind(struct usbnet *dev, struct usb_interface *intf)
1277 {
1278         struct asix_data *data = (struct asix_data *)&dev->data;
1279         int ret;
1280         u8 buf[ETH_ALEN];
1281         __le16 eeprom;
1282         u8 status;
1283         int gpio0 = 0;
1284         u32 phyid;
1285
1286         usbnet_get_endpoints(dev,intf);
1287
1288         asix_read_cmd(dev, AX_CMD_READ_GPIOS, 0, 0, 1, &status);
1289         dbg("GPIO Status: 0x%04x", status);
1290
1291         asix_write_cmd(dev, AX_CMD_WRITE_ENABLE, 0, 0, 0, NULL);
1292         asix_read_cmd(dev, AX_CMD_READ_EEPROM, 0x0017, 0, 2, &eeprom);
1293         asix_write_cmd(dev, AX_CMD_WRITE_DISABLE, 0, 0, 0, NULL);
1294
1295         dbg("EEPROM index 0x17 is 0x%04x", eeprom);
1296
1297         if (eeprom == cpu_to_le16(0xffff)) {
1298                 data->phymode = PHY_MODE_MARVELL;
1299                 data->ledmode = 0;
1300                 gpio0 = 1;
1301         } else {
1302                 data->phymode = le16_to_cpu(eeprom) & 7;
1303                 data->ledmode = le16_to_cpu(eeprom) >> 8;
1304                 gpio0 = (le16_to_cpu(eeprom) & 0x80) ? 0 : 1;
1305         }
1306         dbg("GPIO0: %d, PhyMode: %d", gpio0, data->phymode);
1307
1308         asix_write_gpio(dev, AX_GPIO_RSE | AX_GPIO_GPO_1 | AX_GPIO_GPO1EN, 40);
1309         if ((le16_to_cpu(eeprom) >> 8) != 1) {
1310                 asix_write_gpio(dev, 0x003c, 30);
1311                 asix_write_gpio(dev, 0x001c, 300);
1312                 asix_write_gpio(dev, 0x003c, 30);
1313         } else {
1314                 dbg("gpio phymode == 1 path");
1315                 asix_write_gpio(dev, AX_GPIO_GPO1EN, 30);
1316                 asix_write_gpio(dev, AX_GPIO_GPO1EN | AX_GPIO_GPO_1, 30);
1317         }
1318
1319         asix_sw_reset(dev, 0);
1320         msleep(150);
1321
1322         asix_sw_reset(dev, AX_SWRESET_PRL | AX_SWRESET_IPPD);
1323         msleep(150);
1324
1325         asix_write_rx_ctl(dev, 0);
1326
1327         /* Get the MAC address */
1328         if ((ret = asix_read_cmd(dev, AX_CMD_READ_NODE_ID,
1329                                 0, 0, ETH_ALEN, buf)) < 0) {
1330                 dbg("Failed to read MAC address: %d", ret);
1331                 goto out;
1332         }
1333         memcpy(dev->net->dev_addr, buf, ETH_ALEN);
1334
1335         /* Initialize MII structure */
1336         dev->mii.dev = dev->net;
1337         dev->mii.mdio_read = asix_mdio_read;
1338         dev->mii.mdio_write = asix_mdio_write;
1339         dev->mii.phy_id_mask = 0x1f;
1340         dev->mii.reg_num_mask = 0xff;
1341         dev->mii.supports_gmii = 1;
1342         dev->mii.phy_id = asix_get_phy_addr(dev);
1343
1344         dev->net->netdev_ops = &ax88178_netdev_ops;
1345         dev->net->ethtool_ops = &ax88178_ethtool_ops;
1346
1347         phyid = asix_get_phyid(dev);
1348         dbg("PHYID=0x%08x", phyid);
1349
1350         if (data->phymode == PHY_MODE_MARVELL) {
1351                 marvell_phy_init(dev);
1352                 msleep(60);
1353         }
1354
1355         asix_mdio_write(dev->net, dev->mii.phy_id, MII_BMCR,
1356                         BMCR_RESET | BMCR_ANENABLE);
1357         asix_mdio_write(dev->net, dev->mii.phy_id, MII_ADVERTISE,
1358                         ADVERTISE_ALL | ADVERTISE_CSMA | ADVERTISE_PAUSE_CAP);
1359         asix_mdio_write(dev->net, dev->mii.phy_id, MII_CTRL1000,
1360                         ADVERTISE_1000FULL);
1361
1362         mii_nway_restart(&dev->mii);
1363
1364         if ((ret = asix_write_medium_mode(dev, AX88178_MEDIUM_DEFAULT)) < 0)
1365                 goto out;
1366
1367         if ((ret = asix_write_rx_ctl(dev, AX_DEFAULT_RX_CTL)) < 0)
1368                 goto out;
1369
1370         /* Asix framing packs multiple eth frames into a 2K usb bulk transfer */
1371         if (dev->driver_info->flags & FLAG_FRAMING_AX) {
1372                 /* hard_mtu  is still the default - the device does not support
1373                    jumbo eth frames */
1374                 dev->rx_urb_size = 2048;
1375         }
1376         return 0;
1377
1378 out:
1379         return ret;
1380 }
1381
1382 static const struct driver_info ax8817x_info = {
1383         .description = "ASIX AX8817x USB 2.0 Ethernet",
1384         .bind = ax88172_bind,
1385         .status = asix_status,
1386         .link_reset = ax88172_link_reset,
1387         .reset = ax88172_link_reset,
1388         .flags =  FLAG_ETHER,
1389         .data = 0x00130103,
1390 };
1391
1392 static const struct driver_info dlink_dub_e100_info = {
1393         .description = "DLink DUB-E100 USB Ethernet",
1394         .bind = ax88172_bind,
1395         .status = asix_status,
1396         .link_reset = ax88172_link_reset,
1397         .reset = ax88172_link_reset,
1398         .flags =  FLAG_ETHER,
1399         .data = 0x009f9d9f,
1400 };
1401
1402 static const struct driver_info netgear_fa120_info = {
1403         .description = "Netgear FA-120 USB Ethernet",
1404         .bind = ax88172_bind,
1405         .status = asix_status,
1406         .link_reset = ax88172_link_reset,
1407         .reset = ax88172_link_reset,
1408         .flags =  FLAG_ETHER,
1409         .data = 0x00130103,
1410 };
1411
1412 static const struct driver_info hawking_uf200_info = {
1413         .description = "Hawking UF200 USB Ethernet",
1414         .bind = ax88172_bind,
1415         .status = asix_status,
1416         .link_reset = ax88172_link_reset,
1417         .reset = ax88172_link_reset,
1418         .flags =  FLAG_ETHER,
1419         .data = 0x001f1d1f,
1420 };
1421
1422 static const struct driver_info ax88772_info = {
1423         .description = "ASIX AX88772 USB 2.0 Ethernet",
1424         .bind = ax88772_bind,
1425         .status = asix_status,
1426         .link_reset = ax88772_link_reset,
1427         .reset = ax88772_link_reset,
1428         .flags = FLAG_ETHER | FLAG_FRAMING_AX,
1429         .rx_fixup = asix_rx_fixup,
1430         .tx_fixup = asix_tx_fixup,
1431 };
1432
1433 static const struct driver_info ax88178_info = {
1434         .description = "ASIX AX88178 USB 2.0 Ethernet",
1435         .bind = ax88178_bind,
1436         .status = asix_status,
1437         .link_reset = ax88178_link_reset,
1438         .reset = ax88178_link_reset,
1439         .flags = FLAG_ETHER | FLAG_FRAMING_AX,
1440         .rx_fixup = asix_rx_fixup,
1441         .tx_fixup = asix_tx_fixup,
1442 };
1443
1444 static const struct usb_device_id       products [] = {
1445 {
1446         // Linksys USB200M
1447         USB_DEVICE (0x077b, 0x2226),
1448         .driver_info =  (unsigned long) &ax8817x_info,
1449 }, {
1450         // Netgear FA120
1451         USB_DEVICE (0x0846, 0x1040),
1452         .driver_info =  (unsigned long) &netgear_fa120_info,
1453 }, {
1454         // DLink DUB-E100
1455         USB_DEVICE (0x2001, 0x1a00),
1456         .driver_info =  (unsigned long) &dlink_dub_e100_info,
1457 }, {
1458         // Intellinet, ST Lab USB Ethernet
1459         USB_DEVICE (0x0b95, 0x1720),
1460         .driver_info =  (unsigned long) &ax8817x_info,
1461 }, {
1462         // Hawking UF200, TrendNet TU2-ET100
1463         USB_DEVICE (0x07b8, 0x420a),
1464         .driver_info =  (unsigned long) &hawking_uf200_info,
1465 }, {
1466         // Billionton Systems, USB2AR
1467         USB_DEVICE (0x08dd, 0x90ff),
1468         .driver_info =  (unsigned long) &ax8817x_info,
1469 }, {
1470         // ATEN UC210T
1471         USB_DEVICE (0x0557, 0x2009),
1472         .driver_info =  (unsigned long) &ax8817x_info,
1473 }, {
1474         // Buffalo LUA-U2-KTX
1475         USB_DEVICE (0x0411, 0x003d),
1476         .driver_info =  (unsigned long) &ax8817x_info,
1477 }, {
1478         // Buffalo LUA-U2-GT 10/100/1000
1479         USB_DEVICE (0x0411, 0x006e),
1480         .driver_info =  (unsigned long) &ax88178_info,
1481 }, {
1482         // Sitecom LN-029 "USB 2.0 10/100 Ethernet adapter"
1483         USB_DEVICE (0x6189, 0x182d),
1484         .driver_info =  (unsigned long) &ax8817x_info,
1485 }, {
1486         // corega FEther USB2-TX
1487         USB_DEVICE (0x07aa, 0x0017),
1488         .driver_info =  (unsigned long) &ax8817x_info,
1489 }, {
1490         // Surecom EP-1427X-2
1491         USB_DEVICE (0x1189, 0x0893),
1492         .driver_info = (unsigned long) &ax8817x_info,
1493 }, {
1494         // goodway corp usb gwusb2e
1495         USB_DEVICE (0x1631, 0x6200),
1496         .driver_info = (unsigned long) &ax8817x_info,
1497 }, {
1498         // JVC MP-PRX1 Port Replicator
1499         USB_DEVICE (0x04f1, 0x3008),
1500         .driver_info = (unsigned long) &ax8817x_info,
1501 }, {
1502         // ASIX AX88772 10/100
1503         USB_DEVICE (0x0b95, 0x7720),
1504         .driver_info = (unsigned long) &ax88772_info,
1505 }, {
1506         // ASIX AX88178 10/100/1000
1507         USB_DEVICE (0x0b95, 0x1780),
1508         .driver_info = (unsigned long) &ax88178_info,
1509 }, {
1510         // Linksys USB200M Rev 2
1511         USB_DEVICE (0x13b1, 0x0018),
1512         .driver_info = (unsigned long) &ax88772_info,
1513 }, {
1514         // 0Q0 cable ethernet
1515         USB_DEVICE (0x1557, 0x7720),
1516         .driver_info = (unsigned long) &ax88772_info,
1517 }, {
1518         // DLink DUB-E100 H/W Ver B1
1519         USB_DEVICE (0x07d1, 0x3c05),
1520         .driver_info = (unsigned long) &ax88772_info,
1521 }, {
1522         // DLink DUB-E100 H/W Ver B1 Alternate
1523         USB_DEVICE (0x2001, 0x3c05),
1524         .driver_info = (unsigned long) &ax88772_info,
1525 }, {
1526         // Linksys USB1000
1527         USB_DEVICE (0x1737, 0x0039),
1528         .driver_info = (unsigned long) &ax88178_info,
1529 }, {
1530         // IO-DATA ETG-US2
1531         USB_DEVICE (0x04bb, 0x0930),
1532         .driver_info = (unsigned long) &ax88178_info,
1533 }, {
1534         // Belkin F5D5055
1535         USB_DEVICE(0x050d, 0x5055),
1536         .driver_info = (unsigned long) &ax88178_info,
1537 }, {
1538         // Apple USB Ethernet Adapter
1539         USB_DEVICE(0x05ac, 0x1402),
1540         .driver_info = (unsigned long) &ax88772_info,
1541 }, {
1542         // Cables-to-Go USB Ethernet Adapter
1543         USB_DEVICE(0x0b95, 0x772a),
1544         .driver_info = (unsigned long) &ax88772_info,
1545 }, {
1546         // ABOCOM for pci
1547         USB_DEVICE(0x14ea, 0xab11),
1548         .driver_info = (unsigned long) &ax88178_info,
1549 }, {
1550         // ASIX 88772a
1551         USB_DEVICE(0x0db0, 0xa877),
1552         .driver_info = (unsigned long) &ax88772_info,
1553 },
1554         { },            // END
1555 };
1556 MODULE_DEVICE_TABLE(usb, products);
1557
1558 static struct usb_driver asix_driver = {
1559         .name =         "asix",
1560         .id_table =     products,
1561         .probe =        usbnet_probe,
1562         .suspend =      usbnet_suspend,
1563         .resume =       usbnet_resume,
1564         .disconnect =   usbnet_disconnect,
1565         .supports_autosuspend = 1,
1566 };
1567
1568 static int __init asix_init(void)
1569 {
1570         return usb_register(&asix_driver);
1571 }
1572 module_init(asix_init);
1573
1574 static void __exit asix_exit(void)
1575 {
1576         usb_deregister(&asix_driver);
1577 }
1578 module_exit(asix_exit);
1579
1580 MODULE_AUTHOR("David Hollis");
1581 MODULE_DESCRIPTION("ASIX AX8817X based USB 2.0 Ethernet Devices");
1582 MODULE_LICENSE("GPL");
1583